Hypertransport 2.0

지난 9일, PCI-Express에 mapping되는 AMD 진영의 대체 PCI bus인 Hypertransport 2.0 spec이 나왔다. speed capacity가 2.0-2.8 Giga Transfers/second이고 maximum aggregate bandwidth가 22.4 Gb/s란다.
 
아래의 Inside PCI Express 기사에 의하면, Hypertransport가 실용화되고 있는 시점에서 PCI Express가 어떻게 Hypertransport를 대체할 것인지에 대해서 잘 모르겠다고 평가하고 있다. 그리고 PCI Express가 process-to-process 또는 processor-to-north bridge간의 connection으로 활용될 경우, PCI Express가 채용하고 있는 serial interconnects (rather than pararrel interconnects in Hypertransport)는 latency가 높아질 수 있다고 한다. 그 외에도 MP design에 있어서의 cache coherent protocol의 지원 미비에 대해서도 언급하고 있다.
 
소비자인 나로서는 Hypertransport가 PCI Express와 용호상박이라는 것이 즐거울 수 밖에.
 
HyperTransport Consortium
http://www.hypertransport.org/
 
HyperTransport Consortium Announces High-speed Release 2.0 Specification
http://www.hypertransport.org/pr_020904.htm
 
HyperTransport Technology Overview
http://www.hypertransport.org/docs/ht-overview.pdf
 
PCI Express
http://www.pcisig.com/specifications/pciexpress
 
Intel Developer Network for PCI Express Architeture
http://www.intel.com/technology/pciexpress/devnet/
 
What is PCI Express?
http://www.intel.com/technology/pciexpress/devnet/docs/WhatisPCIExpress.pdf
 
PCI Express Architecture Initiative Overview
http://www.intel.com/technology/pciexpress/devnet/docs/PCI-Express-Overview-Oct2003.pdf
 
High-Performance Buses and Interconnects
http://www.extremetech.com/article2/0,3973,27302,00.asp
 
Inside PCI Express
http://www.extremetech.com/article2/0,3973,522303,00.asp
 

댓글 달기

이메일 주소는 공개되지 않습니다.

이 사이트는 스팸을 줄이는 아키스밋을 사용합니다. 댓글이 어떻게 처리되는지 알아보십시오.